Penelitian yang berfokus pada bidang teknologi informasi dan komunikasi ini dilakukan oleh Rina Pudji Astuti bersama 4 peneliti lainnya yaitu BPY, ISW, Deny Darlis dan Sugondo. Penelitian ini dilakukan dengan maksud turut berpartisipasi mendukung kesiapan Industri Dalam Negeri (IDN) berperan aktif pada industri komunikasi bergerak, khususnya sistem WiMAX. Direncanakan akan dilakukan penelitian bersama antara FEK – IT Telkom dan PT LEN dalam perancangan dan implementasi OFDM dengan 512 subcarrier dan STBC. Dalam penelitian ini dijabarkan perencanaan dan implementasi sistem OFDM-STBC berbasis bahasa VHSIC Hardware Description Language (VHDL) pada FPGA sebagai simulator untuk pembuatan prototype(Integrated Circuit) IC.
Perencanaan dan implementasi sistem OFDM-STBC, direncanakan dilakukan dalam kurun waktu 3 tahun dan sistem dirancang dalam 3 modul. Modul pertama dirancang dan diimplementasikan sistem OFDM-STBC berbasis FPGA sesuai dengan standar IEEE 802.16e. Modul kedua dirancang dan diimplementasikan sistem-sistem modulasi yang difungsikan sebagai konstelator, berbasis FPGA sesuai dengan standar IEEE 802.16e, yaitu QPSK, 16 QAM dan 64 QAM. Modul ketiga dirancang dan diimplementasikan minimal salah satu channel coding berbasis FPGA sesuai dengan standar IEEE 802.16e.
Hasil sistem OFDM-STBC tersebut diharapkan berupa suatu prototype yang dapat dimanfaatkan pada industri dalam negeri untuk mendukung program pemerintah dalam rangka adanya komponen buatan dalam negeri.
Tujuan umum dari penelitian ini adalah perancangan sistem OFDM dengan IFFT/FFT 512titik yang dikombinasikan dengan teknik STBC 2x2 berdasarkan standar 802.16e. Rancanganyang diimplementasikan harus synthesizable dan dapat diimplementasikan pada FPGA.Target rancangan yang harus dipenuhi adalah sebagai berikut.
1. Spesifikasi IFFT/FFT hasil perancangan dapat menghasilkan output 512 titik sesuai standar pada WiMAX 802.16e.
2. Merancang blok STBC dengan dua transmiter dan dua receiver.
3. Dapat mengintegrasikan teknik STBC pada sistem OFDM.
4. Rancangan OFDM-STBC dapat diimplementasikan pada FPGA.
5. Melakukan analisis terhadap hasil simulasi dengan implementasi pada FPGA.
6. Hasil perancangan dapat diverifikasi dengan verifikasi in circuit dengan signal tap.